Авторизация

Каталог

Посетители

Сейчас на сайте 98 гостей и 1 пользователь

Яндекс.Метрика

К561ИЕ9

Хиты: 1284
New
К561ИЕ9
zoom Увеличить изображение
К561ИЕ9 Расположение выводов К561ИЕ9: Структурная схема микросхемы К561ИЕ9: Диаграмма работы микросхемы К561ИЕ9:

Цифровая микросхема серии КМОП.
Микросхема К561ИЕ9 представляет собой счётчик-делитель на 8 с дешифратором на выходе.
В ИС используется восьмеричный код Джонсона (когда счетчик переходит к следующему логическому состоянию, меняется только одна логическая переменная).
В качестве одного разряда счетчика используется тактируемый MS-триггер типа D с непосредственным входом установки 0.

Назначение выводов:
1 — выход 1;
2 — выход 0;
3 — выход 2;
4 — выход 5;
5 — выход 6;
6 — свободный;
7 — выход 3;
8 — общий;
9 — свободный;
10 — выход 7;
11 — выход 4;
12 — выход переноса;
13 — разрешение синхронизации;
14 — вход синхронизации;
15 — установка нуля;
16 — напряжение питания.

Электрические параметры:
Напряжение питания . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3…15 В
Выходное напряжение низкого уровня при
воздействии помехи при Uп= 10 В . . . . . . . . . . . . . . . . . . . . . . . . . . .≤ 1 В
Выходное напряжение высокого уровня при
воздействии помехи при Uп= 10 В . . . . . . . . . . . . . . . . . . . . . . . . . . .≥ 9 В
Ток потребления при Uп= 15В . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .≤ 20 мкА
Входной ток низкого (высокого) уровня при Uп= 15В . . . . . . . . . . . . ≤ 0,3 мкА
Выходной ток низкого (высокого) уровня при Uп= 10В . . . . . . . . . . . ≥ 0,35 мА
Время задержки распространения при включении (выключении)
при Uп= 10В по выводам:
от 14 до выходов 0-9; от 13 до выходов 0-9;
от 14 до 12; от 13 до 2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ≤ 350 нс
Время задержки распространения при включении при Uп= 10В
по выводам от 15 до выходов 1-9 . . . . . . . . . . . . . . . . . . . . . . . . . . . .≤ 350 нс
Время задержки распространения при выключении при Uп= 10В
по выводам от 15 до 3, 12 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .≤ 350 нс
Максимальная тактовая частота при Uп= 10В . . . . . . . . . . . . . . . . . . .≥ 3 МГц

Предельно допустимые режимы эксплуатации:
Напряжение между выводами 8 и 16, 7 и 16 . . . . . . . . . . . . . . . . . . . 3…15 В
Входное напряжение . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -0,2…(Uп+0,2) В
Максимальный ток по любому выводу . . . . . . . . . . . . . . . . . . . . . . . . 10 мА
Максимальная мощность на выход . . . . . . . . . . . . . . . . . . . . . . . . . . .100 мВт
Максимальная рассеиваемая мощность . . . . . . . . . . . . . . . . . . . . . . . 200 мВт
Максимальная емкость нагрузки . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3000 пФ
Максимальное время фронта и среза тактовых импульсов . . . . . . . . . .15 мкс
Минимальная длительность импульсов установки в ноль:
при Uп= 5В . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .500 нс
при Uп= 10В . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .165 нс
Температура окружающей среды . . . . . . . . . . . . . . . . . . . . . . . . . . . .-45…+85 °С

Основные параметры К561ИЕ9:

Uпит.раб.
3-15V
Uпит.max. 18V
Уровни сигналов
КМОП
(CD40xx/К561)
Корпус DIP-16
Максимальная частота (при Uп=15В) 2МГц
Диапазон температур -10..+70°C
Аналог CD4022A

Входные и выходные уровни сигналов зависят от напряжения питания и, в общем случае, соответствуют таковым у других микросхем серий КМОП-логики.

Внутренняя схема К561ИЕ9 содержит четырёхкаскадный счётчик Джонсона и дешифратор, который преобразует двоичный код в позиционный сигнал, появляющийся последовательно на каждом выходе Q0-Q7. Высокий уровень на каждом выходе появляется только на период тактового импульса.

Если на входе разрешения счета CE присутствует низкий уровень, счёт идет синхронно с положительным перепадом на тактовом входе CLOCK. При высоком (запрещающем) уровне на входе CE счёт останавливается.

При высоком уровне на входе сброса RESET все триггеры счётчика сбрасываются в ноль и на выходе Q0 устанавливается активный высокий уровень.

Положительный фронт выходного сигнала переноса на выходе Cout появляется через 8 периодов тактовой последовательности и может использоваться как тактовый сигнал для последующего счётчика.

Назначение выводов К561ИЕ9:

1
Q1
Выход
2
Q0
Выход
3
Q2
Выход
4
Q5
Выход
5
Q6
Выход
6
Не подключен
7
Q3
Выход
8
Vss(GND)
Общий
9 Не подключен
10 Q7 Выход
11 Q4 Выход
12 Cout Выход переноса
13 CE Строб
14 Clock Тактовый вход
15 Reset Сброс (Уст.0)
16 Vdd + Питание

Работа микросхемы К561ИЕ9 аналогична К561ИЕ8 за исключением коэффициента пересчета: у ИЕ8 коэффициент 10, у ИЕ9 - 8.

При подаче напряжения питания и отсутствии импульса сброса триггеры микросхемы могут стать в произвольное состояние, не соответствующее разрешенному состоянию счетчика.
Однако в микросхемах К561ИЕ8/ИЕ9 есть специальная цепь формирования разрешенного состояния счетчика, и при подаче тактовых импульсов счетчик через несколько тактов перейдет в нормальный режим работы.
Поэтому в делителях частоты, в которых точная фаза выходного сигнала не важна, допустимо не подавать на входы RESET микросхем импульсы начальной установки.

Таблица функционирования К561ИЕ9

Clock CE Reset Активный выход
0 X 0 n
X 1 0 n
0 0 n+1
X 0 n
1 0 n+1
X 0 n
X X 1 Q0

0 - низкий уровень,
1- высокий уровень,
X - произвольное состояние,
n - текущее состояние (номер выхода)

При n<4 Сout=1, иначе Cout=0.

Содержат 168 интегральных элементов.
Корпус типа 238.16-1, масса не более 1,5 г.

Производитель: СССР
Цена: 30.00 RUB
Количество на складе: 9
Количество: 
Copyright MAXXmarketing GmbH
JoomShopping Download & Support